博通发布3.5D XDSiP芯片封装:6000平方毫米庞然巨物
时间:2024-12-27 20:50:15 来源:挑拨离间网 作者:热点 阅读:898次
12月8日消息,博通博通发布了全新打造的发布封装3.5D XDSiP封装平台,专门面向超高性能的芯片AI、HPC处理器,平方庞最高支持6000平方毫米的毫米芯片面积。
这相当于大约八颗NVIDIA Blackwell架构的巨物下一代旗舰芯片GB202,后者面积为744平方毫米。博通
博通3.5D XDSiP使用了台积电的发布封装CoWoS-L封装技术,融合2.5D集成、芯片3D封装,平方庞所以叫3.5D。毫米
它可以将3D堆栈芯片、巨物网络与I/O芯粒、博通HBM内存整合在一起,发布封装构成系统级封装(SiP),芯片最大中介层面积4719平方毫米,大约相当于光罩面积的5.5倍,还可以封装最多12颗HBM3或者HBM4高带宽内存芯片。
为了达成最高性能,博通建议分别设计不同的计算芯粒,然后采用F2F面对面的方法,借助混合铜键合(HCB),将不同的芯粒堆叠在一起。
其中的关键在于使用无凸起HCB将上层Die与底层Die堆叠在一起,不再需要TSV硅通孔。
这么做的好处非常多:信号连接数量增加大约7倍,信号走线更短,互连功耗降低最多90%,最大化降低延迟,堆叠更加灵活。
博通计划利用3.5D XDSiP封装为Google、Meta、OpenAI等设计定制化的AI/HPC处理器、ASIC芯片,并提供丰富的IP,包括HBM PHY、PCIe、GbE甚至是全套芯粒方案、硅光子技术。
这样一来,客户可以专心设计其处理器的最核心部分,即处理单元架构,无需考虑外围IP和封装。
博通预计首款产品将在2026年推出。
(责任编辑:综合)
最新内容
热点内容
- ·《鲲鹏原生开发技术白皮书》发布 携更多伙伴迈入原生开发新时代
- ·中科宇航“力箭二号”火箭循环预冷试验取得圆满成功 明年首飞
- ·《星刃》2B联动服装将收费 但照片模式和其他服装都是免费
- ·Intel成败一战:18A工艺制程Panther Lake点亮开机!
- ·宁德时代出手滑板底盘:造车进入预制菜时代!
- ·亿万富翁坠崖身亡 儿子目睹全过程!MANGO中国确认创始人意外去世
- ·《潜行者2》正式版新截图泄露 画面精致优化好
- ·纳萨里奥社媒:在河南的故事还将继续,续约至2026
- ·足协公告解释主场安排:长沙西安等11个城市申办,综合考虑选杭州
- ·17岁皇马小将亚涅斯纪念首秀:梦想照进现实,要更努力获得机会